Foto de portada de perfil
Ahora estás siguiendo a
Error al seguir a usuario.
Este usuario no permite que los usuarios lo sigan.
Ya estás siguiendo a este usuario.
Tu plan de membresía solo permite 0 seguimientos. Mejora tu membresía aquí.
Dejaste de seguir correctamente a
Error al dejar de seguir al usuario.
Has recomendado exitosamente a
Error al recomendar al usuario.
Algo salió mal. Por favor, actualiza la página e intenta de nuevo.
Email verificado correctamente.
Avatar del usuario
$10 USD / hora
Bandera de INDIA
new delhi, india
$10 USD / hora
Aquí son las 10:56 a. m.
Se unió el agosto 1, 2014
0 recomendaciones

Rishu K.

@rishuk016

0,0 (0 comentarios)
0,0
0,0
0%
0%
$10 USD / hora
Bandera de INDIA
new delhi, india
$10 USD / hora
N/A
Trabajos finalizados
N/A
Dentro del presupuesto
N/A
A tiempo
N/A
Tasa de recontratación

Control Designer

Hey, I have work experience of 3+ years as an FPGA Engineer where I write RTL-level codes in both Verilog and system Verilog. I'm involved in designing and implementing complex DSP and wireless communication algorithms for an FPGA. Feel free to reach out for any project related to Verilog, RTL Design, or MATLAB.

Contacta Rishu K. sobre tu trabajo

Inicia sesión para comentar cualquier detalle por chat.

Comentarios

Cambios guardados
¡No hay comentarios para ver aquí!

Experiencia

R&D Engineer

Qbit Labs
jun 2020 - Presente
- Responsible for enhancing the performance of capturing Bluetooth pkts through the Antenna Diversity Algorithm both in MATLAB and RTL. - Developed the DPI-based environment for interfacing the software-based verification environment (C++) with RTL codes. - - Enhancement of LE Receiver to support Channel Sounding feature enabling High Accuracy Distance measurement (HADM) between Bluetooth devices. - Bug Fixing on Bluetooth (BR/EDR, LE/2LE) and 802.15.4 Physical Layer implemented in FPGA.

Educación

Bachelors of Engineering

Netaji Subhas Institute of Technology, India 2016 - 2020
(4 años)

Publicaciones

Design of Fractional Order Controller for Wood-Berry distillation column

IEEE 17th India Council International Conference (INDICON)
The control of the Wood-Berry distillation column is proposed using the Fractional Order PID (FOPID) controller, which is tuned by using the Big Bang - Big Crunch (BB-BC) algorithm. The results from the FOPID controller are compared with the Big Bang - Big Crunch (BB-BC) algorithm, Artificial Bee Colony (ABC) algorithm, and Particle Swarm Optimization (PSO) algorithm. URL: https://ieeexplore.ieee.org/document/9342220

Tuning of PID Controller using BBBC algorithm for Higher Order Oscillatory Systems

IEEE International Conference on Electronics, Control, Optimization and Computer Science (ICECOCS)
In this paper, the Big Bang - Big Crunch (BB-BC) optimization technique is proposed for determining the parameters of PID controllers for higher order systems. This algorithm is motivated by the theory of creation (Big Bang) and disintegration (Big Crunch) of the Universe. The results achieved after the application of the BB-BC algorithm to higher-order oscillatory systems are compared with numerous Optimization techniques. URL: https://ieeexplore.ieee.org/document/9314549

Contacta Rishu K. sobre tu trabajo

Inicia sesión para comentar cualquier detalle por chat.

Verificaciones

Freelancer preferente
Identidad verificada
Pago verificado
Teléfono verificado
Email verificado
Facebook conectado
Usuario anterior Usuario siguiente
¡Invitación enviada correctamente!
¡Gracias! Te hemos enviado un enlace para reclamar tu crédito gratuito.
Algo salió mal al enviar tu correo electrónico. Por favor, intenta de nuevo.
Usuarios registrados Total de empleos publicados
Freelancer ® is a registered Trademark of Freelancer Technology Pty Limited (ACN 142 189 759)
Copyright © 2024 Freelancer Technology Pty Limited (ACN 142 189 759)
Cargando visualización previa
Permiso concedido para Geolocalización.
Tu sesión de acceso ha expirado y has sido desconectado. Por favor, inica sesión nuevamente.